有沒有小伙伴遇到使用GDlink或者Jlink調(diào)試GD32 MCU的時(shí)候出現(xiàn)不穩(wěn)定的情況,剛要發(fā)現(xiàn)問題時(shí)調(diào)試器和MCU斷開連接了,這個(gè)時(shí)候可能抓狂的心都有了。今天就教給大家?guī)讉€(gè)提高調(diào)試器連接MCU穩(wěn)定性的方法。
1、調(diào)試器和MCU之間連線的長度。
當(dāng)出現(xiàn)連接不穩(wěn)定的時(shí)候,我們首先需要檢查調(diào)試器和MCU之間的連線是不是過長,一般是在10cm以下為佳,距離越短,連接越穩(wěn)定。
2、適當(dāng)降低調(diào)試器仿真速度。
我們可以在IDE中去設(shè)置調(diào)試器的仿真速度,以keil為例,默認(rèn)一般是5MHz,當(dāng)出現(xiàn)連接不穩(wěn)定時(shí),可適當(dāng)降低速度,比如1MHz。當(dāng)然也不能太低,否則反而會不利于仿真。

3、盡量使用排線連接
仿真器和MCU盡量使用排線進(jìn)行連接。

如果實(shí)在沒有排線只有杜邦線的話,可以在SWDIO和SWCLK上分別纏繞地線形成雙絞線,也可有效的避免干擾,

4、優(yōu)化仿真接口電路
一般而言,當(dāng)使用SW口進(jìn)行仿真時(shí),MCU的SWDIO和SWCLK直接接到板子上的連接器即可,但為了增強(qiáng)穩(wěn)定性,建議SWDIO加10K上拉,SWCLK加10K下拉。
